Detail publikace
Design, Verification, Test, and In-Field Implications of Approximate Digital Integrated Circuits
Di Carlo Stefano (POLITO)
Girard Patrick (LIRMM)
Ruospo Annachiara (POLITO)
Sanchez Ernesto (POLITO)
Savino Aessandro (POLITO)
Sekanina Lukáš, prof. Ing., Ph.D. (UPSY FIT VUT)
Traiola Marcello (LIRMM)
Vašíček Zdeněk, doc. Ing., Ph.D. (UPSY FIT VUT)
Virazel Arnaud (LIRMM)
Dnes se aproximativní přístup stává ve výpočetní technice stále populárnějším. Cílem aproximativního počítání je zkoumat, jak mohou být výpočetní systémy energeticky účinnější, rychlejší a méně složité. Intuitivně, namísto provádění přesných výpočtů a spotřeby velkého množství zdrojů, se aproximativní počítání zaměřuje na rozvolnění specifikace a kompromisy mezi přesností za efektivitou. Zatímco aproximativní počítání umožňuje dosáhnout mnohá vylepšení z pohledu výkonnosti, energetické účinnosti a složitosti, představuje tento koncept značné problémy v oblasti návrhu, ověřování, testování a spolehlivosti aproximativních obvodů při reálném nasazení. Tato kapitola pokrývá tyto aspekty a využívá zkušenosti autorů v oboru k prezentaci nejmodernějších řešení, která lze použít během různých vývojových fází systémů využívajících aproximativní výpočty.
@INBOOK{FITPUB12772, author = "Alberto Bosio and Stefano Carlo Di and Patrick Girard and Annachiara Ruospo and Ernesto Sanchez and Aessandro Savino and Luk\'{a}\v{s} Sekanina and Marcello Traiola and Zden\v{e}k Va\v{s}\'{i}\v{c}ek and Arnaud Virazel", title = "Design, Verification, Test, and In-Field Implications of Approximate Digital Integrated Circuits", pages = "349--385", booktitle = "Approximate Computing Techniques", year = 2022, location = "Cham, CH", publisher = "Springer International Publishing", ISBN = "978-3-030-94704-0", doi = "10.1007/978-3-030-94705-7\_12", language = "english", url = "https://www.fit.vut.cz/research/publication/12772" }