Detail publikace
Web-Based Simulator of Superscalar RISC-V Processors
JAROŠ Jiří, MAJER Michal, HORKÝ Jakub a VÁVRA Jan. Web-Based Simulator of Superscalar RISC-V Processors. Atlanta, GA, 2024. Dostupné z: https://sc24.supercomputing.org/proceedings/poster/poster_files/post150s2-file3.pdf
Název česky
Webový simulátor superskalárních procesorů RISC-V
Typ
prezentace,poster
Jazyk
angličtina
Autoři
Jaroš Jiří, doc. Ing., Ph.D. (UPSY FIT VUT)
Majer Michal, Ing. (FIT VUT)
Horký Jakub, Ing. (FIT VUT)
Vávra Jan, Ing. (FIT VUT)
Majer Michal, Ing. (FIT VUT)
Horký Jakub, Ing. (FIT VUT)
Vávra Jan, Ing. (FIT VUT)
URL
Klíčová slova
Webový simulátor, RISC-V, superskalární procesor
Abstrakt
Ovládnutí výpočetních architektur je klíčové pro vývoj rychlých a energeticky úsporných programů. Náš pokročilý simulátor umožňuje studentům i profesionálům proniknout do základů superskalárních procesorů RISC-V, HW/SW codesignu a optimalizačních technik pro HPC. Nabízí přizpůsobitelnou architekturu procesoru i paměti, plnou podporu kompilátoru C a podrobné runtime statistiky, což z něj činí komplexní vzdělávací nástroj. Díky modernímu, webovému rozhraní můžete snadno rozvíjet své znalosti a dovednosti v oblasti výpočetních architektur.
Rok
2024
Strany
1-2
Konference
The International Conference for High Performance Computing, Networking, Storage, and Analysis, Georgia World Congress Center, Atlanta,Georgia, US
Místo
Atlanta, GA, US