Detail publikace
Design Space Exploration of Parallel Embedded Applications Based on Performance-Oriented Specifications
Výběr HW/SW multiprocesorové architektury pro konkrétní vestavěnou aplikaci není snadná úloha kvůli mnoha možným procesním prvkům, typu jejich propojení, rozmanitému členění kódu a dat a jejich mapování na procesní prvky. Článek se zabývá tímto problémem a používá jediný simulační nástroj Transim založený na CSP pro řadu architektur. Průzkum rozsáhlého prostoru návrhu pro obecně heterogenní síť procesních prvků je rychlý, protože se uvažují pouze efekty prvního řádu. Změny v počtu procesorů, hodinovém kmitočtu, rychlosti llinek, propustnosti sběrnice, velikosti bloku skryté paměti i změny v rozčlenění a mapování výsledných sw komponent na procesory je snadno zohledněno. Technika je demonstrována na řešení velkého hustého systému lineárních rovnic v reálném čase.
@INPROCEEDINGS{FITPUB6900, author = "V\'{a}clav Dvo\v{r}\'{a}k and Ji\v{r}\'{i} Staroba", title = "Design Space Exploration of Parallel Embedded Applications Based on Performance-Oriented Specifications", pages = "71--75", booktitle = "Proceedings of the Joint Workshop on Formal Specifications of Computer-Based Systems", year = 2002, location = "Stirling, GB", publisher = "University of Stirling", ISBN = "1-85769-169-5", language = "english", url = "https://www.fit.vut.cz/research/publication/6900" }