Detail publikace
Fast Translated Simulation of ASIPs
Křoustek Jakub, Ing. (UIFS FIT VUT)
Hruška Tomáš, prof. Ing., CSc. (UIFS FIT VUT)
Kolář Dušan, doc. Dr. Ing. (UIFS FIT VUT)
Hardware/sofware ko-design, překládaná simulace, jazyk pro popis architektury, aplikačně specifické procesory
Aplikačně specifické procesory vytvářejí jádro dnešních vestavěných systémů. Proto by měl mít návrhář těchto systémů dostatečně silné nástroje pro jejich návrh. Nástroje by měly být generovány automaticky dle modelu procesoru. Jeden z nejdůležitějších nástrojů je simulátor. Je použit během testování návrhu procesoru a při vývoji softwaru, který poběží na navrhovaném procesoru. Klíčovou vlastností simulace je její rychlost. Koncept speciálního typu simulace - překládané simulace - je představen v tomto článku. Tato simulace využívá informací, které jsou dodány překladačem jazyka C pro cílový procesor. Jak překladač, tak simulátor jsou vytvořeny ze stejného modelu a to z modelu procesoru v jazyce pro popis architektury ISAC. Experimentální výsledky ukazují velmi dobrou rychlost simulace a rychlé vytváření simulátorů.
@INPROCEEDINGS{FITPUB9377, author = "Zden\v{e}k P\v{r}ikryl and Jakub K\v{r}oustek and Tom\'{a}\v{s} Hru\v{s}ka and Du\v{s}an Kol\'{a}\v{r}", title = "Fast Translated Simulation of ASIPs", pages = "135--142", booktitle = "6th Doctoral Workshop on Mathematical and Engineering Methods in Computer Science", year = 2010, location = "Brno, CZ", publisher = "Masaryk University", ISBN = "978-80-87342-10-7", language = "english", url = "https://www.fit.vut.cz/research/publication/9377" }