Detail publikace

Iterative Algorithm for Multidimensional Pareto Frontiers Intersection Determination

PODIVÍNSKÝ, J.; ČEKAN, O.; KRČMA, M.; BURGET, R.; HRUŠKA, T.; KOTÁSEK, Z. Iterative Algorithm for Multidimensional Pareto Frontiers Intersection Determination. In 2020 IEEE 11th Latin American Symposium on Circuits & Systems (LASCAS). San José: IEEE Circuits and Systems Society, 2020. p. 1-4. ISBN: 978-1-7281-3427-7.
Název česky
Iterační algoritmus pro hledání průniku multidimenzionální Pareto fronty
Typ
článek ve sborníku konference
Jazyk
anglicky
Autoři
Klíčová slova

Pareto fronta, optimalizace procesoru, ASIP

Abstrakt

Procesor je základní stavební prvek většiny vestavěných systémů. Důraz není
kladen jen na výkon, ale také na malé rozměry a nízkou spotřebu. Procesory
s aplikačně specifickou instrukční sadou představují řešení díky jejich možné
konfigurovatelnosti a možnosti optimalizace pro vybranou aplikaci. Na základě
ohodnocení jednotlivých konfigurací lze sestavit Pareto frontu optimálních
řešení. V tomto článku je představena nová metoda pro slučování Pareto front, což
umožní optimalizovat procesor pro skupinu aplikací, nejen pro jednu aplikaci.
Představeno je také experimentální vyhodnocení nové metody s využitím modelu
procesoru RISC-V. Ukázalo se, že nová metoda dosahuje lepších výsledků než dříve
prezentované metody. 

Rok
2020
Strany
1–4
Sborník
2020 IEEE 11th Latin American Symposium on Circuits & Systems (LASCAS)
Konference
IEEE LATIN AMERICAN SYMPOSIUM ON CIRCUITS AND SYSTEMS, Holiday Inn Hotel, Escazu, San José, CR
ISBN
978-1-7281-3427-7
Vydavatel
IEEE Circuits and Systems Society
Místo
San José
DOI
UT WoS
000926125300006
EID Scopus
BibTeX
@inproceedings{BUT162659,
  author="Jakub {Podivínský} and Ondřej {Čekan} and Martin {Krčma} and Radek {Burget} and Tomáš {Hruška} and Zdeněk {Kotásek}",
  title="Iterative Algorithm for Multidimensional Pareto Frontiers Intersection Determination",
  booktitle="2020 IEEE 11th Latin American Symposium on Circuits & Systems (LASCAS)",
  year="2020",
  pages="1--4",
  publisher="IEEE Circuits and Systems Society",
  address="San José",
  doi="10.1109/LASCAS45839.2020.9068954",
  isbn="978-1-7281-3427-7",
  url="https://www.fit.vut.cz/research/publication/12081/"
}
Soubory
Nahoru