Detail publikace
Automatizované Mapování architektur s proměnným počtem výpočetních elementů Automatizované mapování architektur s proměnným počtem výpočetních elementů
High-Level Sythesis, Design Space Exploration, FPGA technology, Approximate String Matching.
Architektury číslicových obvodů jsou často složeny z opakujícíchse elementů tvořených z výpočetních jednotek nebo paměťových bloků. Tyto výpočetní elementy jsou často organizovány do n-rozměrnýchpolí nebo stromových struktur s cílem dosáhnoutco nejvyšší výkonnosti. Proces automatizovaného mapování takovýchtoarchitektur do čipů s omezeným množstvím zdrojů je komplikován řadoufaktorů. Mezi ty hlavní patří zejména výpočet rozměrů architektury,způsob implementace dílčích částí architektury a případně výběrzdrojů, ze kterých budou složeny. Tento článek popisuje základní rámecmetody pro automatizované mapování architektur složenýchz proměnného počtu výpočetních elementů.Navrhovaná metoda je experimentálně ověřena napříkladě obvodu pro hledání podobnosti dvouřetězců algoritmem Smith-Waterman a dosažené výsledkyjsou porovnány s ostatními přístupy v tétooblasti.
@inproceedings{BUT26074,
author="Tomáš {Martínek}",
title="Automatizované Mapování architektur s proměnným počtem výpočetních elementů
Automatizované mapování architektur s proměnným počtem výpočetních elementů",
booktitle="Počítačové architektury a diagnostika 2007. Česko-slovenský seminář pro studenty doktorandského studia",
year="2007",
pages="77--83",
publisher="Západočeská univerzita v Plzni",
address="Plzeň",
isbn="978-80-7043-605-9"
}