Detail publikace
Fast Cycle-Accurate Compiled Simulation
Hruška Tomáš, prof. Ing., CSc. (UIFS)
Masařík Karel, Ing., Ph.D. (CSC)
Husár Adam, Ing., Ph.D.
Hardware/software ko-design, simulace,vestavěný systém, aplikačně specifické procesory.
p { margin-bottom: 0.08in; }
Vestavěné systémy s aplikačněspecifickými procesory, na kterých běží aplikačně specifickýsoftware, se staly neoddělitelnou součástí našeho života. Ztohoto důvodu je nutné mít nástroje pro jejich snadný vývoj.Jednotlivé nástroje jsou používány v různých fázích návrhuvestavěného systému. Jedna z klíčových fází je testováníprocesoru a softwaru. Nejčastější způsob testování je pomocísimulace. Simulátor může ověřit, že procesor ani softwareneobsahuje chyby a že návrh procesoru i softwaru je provedenoptimálně před vlastní výrobou. Klíčovou vlastností simulaceje její přesnost a rychlost. V tomto článku je představenkoncept kompilovaného simulátoru na úrovni cyklů. Simulátor jepostaven na technologiích, které nejsou platformě závislé anavíc garantují velmi dobrou rychlost a přesnost. Dále, simulacesamo-modifikujícího kódu a simulace systémy s externí paměti jepodporována.
@inproceedings{BUT35940,
author="Zdeněk {Přikryl} and Tomáš {Hruška} and Karel {Masařík} and Adam {Husár}",
title="Fast Cycle-Accurate Compiled Simulation",
booktitle="10th IFAC Workshop on Programmable Devices and Embedded Systems, PDeS 2010",
year="2010",
journal="Programmable devices and systems",
volume="2010",
number="10",
pages="97--102",
publisher="IFAC",
address="Pszczyna",
isbn="978-3-902661-95-1",
issn="1474-6670"
}