Detail práce
Obvodová realizace vyvíjejících se systémů
Tato práce se zabývá praktickou realizací vyvíjejícího se obvodu.Cílem je navrhnout a implementovat kompletně hardwarové řešení založené na rekonfigurovatelném hradlovém poli FPGA Virtex~II~Pro. Hlavní výhodou tohoto přístupu je vysoká rychlost.Evoluce má možnost prozkoumat ve stejném čase mnohem větší prostor možných řešení než v případě čistě softwarového řešení. Navržený vyvíjející se obvod demonstrujeme na problému evolučního návrhu obrazových operátorů.Úlohou evolučního algoritmu je nalézt filtr, který minimalizuje odchylku mezi požadovaným obrazem a odezvou získanou filtrací vstupního poškozeného obrazu.Jelikož již existuje kompletně hardwarové řešení, bude snahou vytvořit systém umožňující získat lepší výsledky.Právě proto jsme se rozhodli použít procesor PowerPC, který dovolí, narozdíl od stávajícího řešení, realizovat kvalitnější evoluční algoritmus.Časově náročnější fáze výpočtu fitness hodnoty běží v hardware a zbylá část evolučního algoritmu v software.Získané výsledky ukazují, že navržené řešení je schopno ve stejném čase produkovat kvalitnější obrazové operátory než existující řešení.Mimoto se podařilo navrhnout obecné obrazové operátory pro detekci hran a eliminaci impulsního šumu.
Evoluční algoritmy, Rekonfigurovatelné obvody, Vyvíjející se obvody, Číslicová filtrace, Obvodová realizace vyvíjejících se obvodů, Obvodová realizace číslicových filtrů, Evoluční návrh filtrů, Power PC, FPGA, Virtex II Pro
@mastersthesis{FITMT2470, author = "Zden\v{e}k Va\v{s}\'{i}\v{c}ek", type = "Diplomov\'{a} pr\'{a}ce", title = "Obvodov\'{a} realizace vyv\'{i}jej\'{i}c\'{i}ch se syst\'{e}m\r{u}", school = "Vysok\'{e} u\v{c}en\'{i} technick\'{e} v Brn\v{e}, Fakulta informa\v{c}n\'{i}ch technologi\'{i}", year = 2006, location = "Brno, CZ", language = "czech", url = "https://www.fit.vut.cz/study/thesis/2470/" }